全てのカテゴリ
閲覧履歴
■概要・特長 周辺デバイスとのシリアル通信を行うデータ伝送方式を定めた規格をFPGAで実現。複数のスレーブを指定することができ、マスタにて選択指定することができる特徴を持ちます。 ■仕様 ・I2Cマスター/スレーブトランスミッター&レシーバーIPコア ・I2C 8bit PIOスレーブコア ・I2Cバスの伝送速度:100Kbps、400Kbps、1Mbps ・自己アドレスおよびゼネラルコールアドレス検出 ・入力クロックフィルタ ・Philips I2C‐バス仕様バージョン 2.1対応 ・7bitのアドレス指定形式 ・シングルバイトの送信および受信バッファ ■対応デバイス、対応OS ・Cyclone II、III、IV、V ・Arria II、III、IV、V、X ・Stratix II、III、IV、V、X ・MAX 3000/7000 ・MAX II、X ■ロジックリソース ・300 LE's for Avalon M/S ・100 LE's for PIO ■提供物 ・暗号化ソースコード ・Linux マスタードライバ ・ModelSim テストベンチ ・ライセンスおよび1年間のアップデートを含む ・1時間のインストールサポート ・ユーザーマニュアル ・Santa Cruz I2C 開発ボード (オプション) ■ライセンス形態 ・ノードロック ・フローティング ■評価版 有り (30日間の無償ライセンス)
型番
I2C Master-Slave-PIO IP Coreレビューは全てメトリー経由で実際に見積もりをしたユーザーによるものです
5.0
評判がとても良い
2025年8月14日にレビュー
メールおよび電話にて円滑にこちらの要望に対応頂き非常に助かりました。
初回返答までの時間・23.59時間2024年2月7日にレビュー
初回返答までの時間・6.91時間
| 商品画像 | 価格 (税抜) |
|---|---|
| 要見積もり |